Del 10-11-2016 al 11-11-2016


Training Sintesis de Alto Nivel con Vivado-HLS en Valencia

Trainings Síntesis de Alto Nivel con Vivado-HLS

Presentación:

Este entrenamiento en Vivado-HLS ls tres cursos introductorios se dictarán en Valencia durante el 1er semestre de 2016. Los cursos son organizados por Electratraining con la colaboracion del grupo de Diseño de Sistemas Digitales y Comunicaciones (DSDC) de la Escola Tècnica Superior d’Enginyeria de la Universitat de València (ETSE-UV).

High Level Synthesis for Xilinx FPGAs using Vivado-HLS (2 días): Curso de diseño de circuitos digitales utilizan síntesis de alto nivel. El diseño digital ha evolucionado de los lenguajes de descripción de hardware (HDL – Hardware Description Languages) a los lenguajes de alto nivel (HLL – High Level Languages). En este curso se estudian las estrategias para el uso de las herramienta de síntesis para obtener diseños digitales eficientes a partir de descripciones en C/C++. Se aprenden los conceptos de optimización de área y velocidad en el contexto de la síntesis de alto nivel. La generación de IP-cores tanto como co-procesadores de sistemas empotrados como sistemas autónomos.

Fechas:

Jueves 10 y Viernes 11 de noviembre de 2016 de 9:00 a 18:00

Si desea más detalles al respecto puede contactar con nosotros en info@electratraining.org

Lugar de realización:

Escola Tècnica Superior d’Enginyeria de la Universitat de València (Cómo llegar).

Pre-registro:

[Evento Finaizado]

Fotos del evento:

 

Galería de imágenes


Profesores a cargo:

  • Gustavo Sutter

    Doctor en informática y telecomunicaciones por la Universidad Autónoma de Madrid, Ingeniero en Sistemas en la Univ. Nacional del Centro de la Prov. de Buenos Aires en Argentina. Cuenta con más de 15 años de experiencia en diseño de sistemas...Leer Más

  • Sergio Cuenca Asensi

    Sergio Cuenca Asensi es profesor Titular en el departamento de Tecnología Informática y Computación de la Universidad de Alicante. Doctor en Informática desde el año 2002, sus principales líneas de interés son la Computación Reconfigurable, el Co-diseño Hw/Sw y el...Leer Más