Del 19-03-2018 al 23-03-2018


Sistemas Empotrados en FPGA: Zynq APSoC, HLS, SDSoC en Argentina

Diseño avanzado de sistemas empotrados en lógica programable: Zynq APSoC, Vivado-HLS y SDSoC

 

Puede descar el cartel del evento: HLS_SDSoC_Argentina2018

Introducción:

Este curso profundiza en el diseño de sistemas empotrados (embedded System) basados en circuitos programables tipo FPGA (Field Programable Gate Array). El curso se organiza en tres módulos. En el primero se introduce el flujo de diseño basado en plataforma (Platform Based Design) con la herramienta Vivado IP-Integrator y el desarrollo de software usando SDK (Xilinx Software Development Kit). Se describe además el desarrollo de cores IP a medida en la plataforma así como el flujo de depuración y aumento de performance. La segunda parte se centra en la herramienta de síntesis de alto nivel Vivado-HLS (High Level Synthesis) que permite describir circuitos desde descripciones C/C++. Se hace hincapié en la capacidad de generar cores IP y su integración en el flujo de sistemas empotrados. En la tercera parte introduce la herramienta SDSoC de Xilinx que automatiza múltiples fases del flujo de diseño de sistemas empotrados generando la plataforma y aceleradores a partir de una descripción de alto nivel en C/C++ y directivas para guiar la generación de IPs y su interconexión. El curso es teórico-práctico y se complementa con un trabajo tutorizado por parte del alumno.

Prerrequisitos:

Conocimientos de lenguajes de descripción de HW (VHDL o Verilog). Nociones de uso de FPGAs de Xilinx y de los lenguajes C/C++.

Contenido del Curso:

  • Parte 1: Sistemas empotrados (lunes y martes)
  • Parte 2: Diseño de IPs con HLS (miércoles y jueves)
  • Parte 3: Integración de sistemas y SDSoC (viernes)

Fechas

  • Lunes 19 a Viernes 23 de abril de 2018.

Lugar:

Universidad Nacional de San Luis

San Luis, Argentina

Pre-Registro:

[Evento finalizado]

 

Galería de imágenes